数字IC设计工程师要具备哪些技能
学习“数字集成电路基础”是一切的开始,可以说是进入数字集成电路门槛的步。CMOS制造工艺是我们了解芯片的节课,从生产过程(宏观)学习芯片是怎么来的,这一步,可以激发学习的兴趣,产生学习的动力。
接下来,从微观角度来学习半导体器件物理,了解二极管的工作原理。进而学习场效应管的工作原理,这将是我们搭电路的积木。
导线是什么?这是一个有趣的话题,电阻、电容、电感的相互作用,产生和干扰,也是数字电路要解决的重要问题。
门电路是半定制数字集成电路的积木(Stardard Cell),所有的逻辑都将通过它们的实现。
存储器及其控制器,本质上属于数模混合电路。但由于计算机等复杂系统中存储器的日新月异,存储器的控制器由逻辑层(数字)和物理层(模拟)一起实现。
FPGA是可编程门阵列,就是提前生产好的ASIC芯片,可以改配置文件,来实现不同的功能。常常用于芯片Tapeout前的功能验证,或者用于基于FPGA的系统产品(非ASIC实现方案,快速推向市场)。
可测试性设计(即Design For Test),通常用来检测和调试生产过程中的良率问题。封装和测试是芯片交给客户的后一步。似乎这些与狭义的数字电路设计不相关,但这恰恰公司降低成本的秘诀。
后,还需要了解数字电路与模拟电路的本质区别,这将会帮助我们融汇贯通所学的知识。
数字ic后端设计(三)
9. Dummy Metal的增加。
Foundry厂都有对金属密度的规定,使其金属密度不要低于一定的值,以防在芯片制造过程中的刻蚀阶段对连线的金属层过度刻蚀从而降低电路的性能。加入Dummy Metal是为了增加金属的密度。
10. DRC和LVS。
DRC是对芯片版图中的各层物理图形进行设计规则检查(spacing ,width),它也包括天线效应的检查,以确保芯片正常流片。LVS主要是将版图和电路网表进行比较,来保证流片出来的版图电路和实际需要的电路一致。DRC和LVS的检查--EDA工具 Synopsy hercules/ mentor calibre/ CDN Dracula进行的.Astro also include LVS/DRC check commands.
11. Tape out。
在所有检查和验证都正确无误的情况下把后的版图GDSⅡ文件传递给Foundry厂进行掩膜制造。
深圳瑞泰威科技有限公司是国内IC电子元器件的代理销售企业,***从事各类驱动IC、存储IC、传感器IC、触摸IC销售,品类齐全,具备上百个型号。
数字IC测试系统的发展
随着数字集成电路性能的不断提高,数字集成电路测试系统也相应得到了迅速发展。主要表现在以下几方面: 测试通道数增加数字电路集成度的不断提高和***集成电路的出现,器件的引脚数不断增加,使得数字测试系统的测试通道数相应不断增加。由测试中、小规模集成电路的24通道测试系统,测试大规模集成电路的48通道、64通道测试系统发展到测试超大规模集成电路的128通道、256通道甚至更多通道数的测试系统。
深圳瑞泰威科技有限公司是国内IC电子元器件的代理销售企业,***从事各类驱动IC、存储IC、传感器IC、触摸IC销售,品类齐全,具备上百个型号。与国内外的东芝、恩智浦、安森美、全宇昕、上海晶准等均稳定合作,保证产品的***品质和稳定供货。自公司成立以来,飞速发展,产品已涵盖了工控类IC、光通信类IC、无线通信IC、消费类IC等行业。
版权所有©2025 天助网